Kit de développement VEEK-MT2S
Le kit de développement VEEK-MT2S de Terasic est une solution embarquée tout-en-un
Le kit de développement VEEK-MT2S de Terasic est un environnement de conception complet avec tout ce dont les développeurs en systèmes embarqués ont besoin pour créer des systèmes basés sur le traitement. Le VEEK-MT2S fournit une plateforme intégrée qui inclut le matériel, les outils de conception et des conceptions de référence pour le développement de plateformes matérielles et logicielles embarquées dans un large éventail d'applications. Le kit entièrement intégré permet aux développeurs de rapidement personnaliser leur processeur et cœur IP afin de les adapter au mieux à leur application spécifique. Le VEEK-MT2S est doté d'une carte de développement DE10 standard ciblant le SoC FPGA Altera Cyclone® V SX, ainsi que d'un écran tactile couleur multimédia LCD capacitif qui prend en charge de manière native des entrées tactiles et gestuelles à cinq points de contact.
Cette solution tout-en-un embarquée présente sur le VEEK-MT2S, en combinaison avec un module d'image numérique et un écran tactile LCD, offre aux développeurs en systèmes embarqués la plateforme idéale pour les applications multimédias avec des performances de traitement incomparables. Les développeurs peuvent tirent parti de l'utilisation du système de traitement embarqué basé sur le FPGA, comme l'atténuation des risques de conception et l'obsolescence, la réutilisation de conception et la réduction des coûts de nomenclature en intégrant de puissants moteurs graphiques dans le FPGA.
Fonctionnalités
- SoC Cyclone V SE - 5CSXFC6D6F31C6N
- ARM® Cortex®-A9 (HPS) double cœur
- 110 K éléments logiques programmables
- 5761 Kbits de mémoire embarquée
- 6 PLL fractionnaires
- 2 contrôleurs de mémoire dure
- Sources de configuration
- Dispositif de configuration série - EPCS128 pour le FPGA
- USB Blaster II intégré (connecteur USB de type B normal)
- Dispositif de mémoire
- 64 Mo (32 M x 16) de SDRAM pour le FPGA
- 1 Go (2 x 256 Mo x 16) de SDRAM DDR3 pour le système HPS
- Connecteur de carte microSD pour le système HPS
- Périphériques
- Deux ports hôtes USB 2.0 (interface ULPI avec connecteur USB de type A) sur le système HPS
- UART vers USB (connecteur USB Mini B)
- Ethernet 10/100/1000
- Souris/clavier PS/2
- Émetteur/récepteur IR
- Multiplexeur I2C
- Connecteurs
- Une embase d'extension HSMC (utilisée pour MTLC2)
- Une embase d'extension à 40 broches
- Une embase d'entrée de CAN à 10 broches
- Un connecteur LTC (un maître SPI, un bus I2C et une interface GPIO)
- Écran
- CNA 24 bits VGA
- Module LCD de 128 x 64 points avec rétroéclairage sur le système HPS
- Audio
- Jacks d'entrée microphone, entrée ligne, sortie ligne, CODEC 24 bits
- Entrée vidéo
- Décodeur TV (NTSC/PAL/SECAM) et connecteur d'entrée vidéo
- CAN
- Taux d'échantillonnage : 500 Kéch./s
- Nombre de canaux : 8
- Résolution : 12 bits
- Plage d'entrées analogiques : 0 V à 4,096 V
- Commutateurs, boutons et LED
- 5 touches utilisateur (4 pour le FPGA) et 1 pour le système HPS
- 10 commutateurs utilisateur pour le FPGA
- 11 LED utilisateur (10 pour le FPGA) et 1 pour le système HPS
- 2 boutons de réinitialisation du système HPS (HPS_RESET_n et HPS_WARM_RST_n)
- Six affichages à 7 segments
- Capteurs
- Accéléromètre (G-sensor) sur le système HPS
- Alimentation
- Entrée de 12 VCC
- LCD TFT 7 pouces avec résolution de 800 * 480 pixels
- 16 millions de couleurs (RVB 8 bits)
- Rétroéclairage LED
- Tactile multipoint cinq points
- Interface I2C
- Prise en charge des gestes
- Un point
- Deux points
- Pixels actifs 3264 H x 2 448 V avec disposition couleur de Bayer
- Sensibilité 940 mV/Lux-s
- Prise en charge des gestes
- Accéléromètre à trois axes avec sortie numérique
- Plage pleine échelle programmable de ±2 g, ±4 g, ±8 g et ±16 g, et 16 bits intégrés
- Auto-test
- Capteur de lumière ambiante
- Mesure précise de l'éclairage dans diverses conditions d'éclairage
- Interruptions programmables
- Sortie numérique de 16 bits avec interface I2C en mode rapide à 400 kHz
- Délai d'intégration et gain analogique programmables
- Réjection de l'ondulation d'éclairage de 50 Hz à 60 Hz
- Fonctionnalités du gyroscope MPU9250
- Capteurs de vitesse angulaire à axes X, Y et Z à sortie numérique
- Plage pleine échelle programmable par l'utilisateur de ±250, ±500, ±1000 et ±2000°/s et CAN 16 bits intégrés
- Auto-test
- Fonctionnalités du magnétomètre MPU9250
- Capteur magnétique à effet Hall monolithique silicium à 3 axes avec concentrateur magnétique
- Plage de mesures dynamique étendue et résolution élevée avec une consommation de courant inférieure
- Résolution des données de sortie de 14 bits (0,6 μT/LSB) ou 16 bits (15 μT/LSB)
- Plage de mesures pleine échelle : ±4800 μT
- Courant de fonctionnement normal du magnétomètre : 280 μA à un taux de répétition de 8 Hz
- Fonction d'auto-test avec source magnétique interne afin de vérifier le fonctionnement du capteur magnétique sur les produits finaux
- Ordinateurs
- Diffusion
- Grand public
- Industrie
- Secteur médical
- Multimédia
- Diffusion
- Test et mesure
- Sans fil
- Réseau filaire
- Automobile
VEEK-MT2S Development Kit
Image | Référence fabricant | Description | Plateforme | Contenu | Circuit intégré/composant utilisé | Quantité disponible | Prix | Afficher les détails | |
---|---|---|---|---|---|---|---|---|---|
![]() | K0161 | VEEK-MT2S KIT W/ DE10-STANDARD | Cyclone V SX SoC DE10-Standard VEEK-MT2S | Carte(s), câble(s), alimentation, accessoires | 5CSXFC6 | 1 - Immédiatement | $720.00 | Afficher les détails |