I progettisti di apparecchiature per molte applicazioni emergenti ad alto volume uniscono gli FPGA con ASIC e ASSP per realizzare rapidamente sistemi flessibili che soddisfano vincoli rigidi di costo, potenza e fattore di forma. Nello sviluppo della famiglia di FPGA ECP5, Lattice infrange la regola secondo la quale tutti gli FPGA devono avere la massima densità, assorbire molta energia e avere costi elevati. Con attenzione alle applicazioni compatte e ad alto volume, Lattice ha ottimizzato l'architettura ECP5 per il basso costo, il piccolo fattore di forma e il basso consumo energetico. Queste caratteristiche rendono i dispositivi ECP5 ideali per la realizzazione di soluzioni di connettività programmabili a complemento dei circuiti ASIC e ASSP.
Video - Famiglia di FPGA ECP5
| Caratteristiche |
|
|
- Da 270 Mbps a 3,2 Gbps per modalità 8b10b generica, SERDES a 10 bit e SERDES a 8 bit
- Fino a 4 canali per dispositivo a blocchi a doppio canale per una maggiore granularità
- Blocchi DSP potenziati per il raddoppio delle risorse per filtri simmetrici
|
|
- Bassa potenza statica tipicamente inferiore a 80 mW e bassa potenza dinamica con tensione core di 1,1 V
- Supporto I/O programmabile per le interfacce di input LVCMOS 33/25/18/15/12, XGMII, LVTTL, LVDS, Bus-LVDS, 7:1 LVDS, LVPECL e MIPI D-PHY
|