LMK04208 di Texas Instruments è un condizionatore di clock ad alte prestazioni che offre distribuzione, generazione ed eliminazione del jitter del clock superiori con caratteristiche avanzate per soddisfare i sistemi di prossima generazione. L'architettura PLLatinum™ a doppio anello consente jitter a 111 fs RMS (12 kHz ~ 20 MHz) utilizzando un modulo VCXO a basso rumore oppure jitter inferiore a 200 fs RMS (12 kHz ~ 20 MHz) utilizzando un cristallo esterno di basso costo e diodo varactor.
L'architettura a doppio anello consiste di due circuiti ad aggancio di fase (PLL) ad alte prestazioni, un circuito oscillatore a cristallo a basso rumore e un oscillatore controllato in tensione (VCO) ad alte prestazioni. Il primo PLL (PLL1) fornisce una funzione di eliminazione del jitter a basso rumore, mentre il secondo PLL (PLL2) esegue la generazione dei segnali di clock. PLL1 può essere configurato per funzionare con un modulo VCXO esterno o con l'oscillatore a cristallo integrato con un diodo varactor e un cristallo esterno regolabile. Se abbinato a una larghezza di banda dell'anello molto stretta, PLL1 utilizza il rumore di fase vicino superiore (offset inferiore a 50 kHz) del modulo VCXO o il cristallo regolabile per eliminare il jitter del clock di ingresso. L'uscita di PLL1 è utilizzata come riferimento di ingresso pulito per PLL2 dove blocca il VCO integrato. La larghezza di banda dell'anello di PLL2 può essere ottimizzata per l'eliminazione del rumore di fase con offset sopra 50 kHz in cui il VCO integrato surclassa il modulo VCXO o il cristallo regolabile utilizzati in PLL1.
| Caratteristiche |
|
|
- Prestazioni di jitter RMS ultrabasso
- Jitter 111 fs RMS (da 12 kHz a 20 MHz)
- Jitter 123 fs RMS (da 100 Hz a 20 MHz)
- PLL1
- Circuito oscillatore a cristallo a basso rumore integrato
- Modalità di mantenimento in caso di perdita di clock in ingresso
- Attivazione/recupero automatico o manuale
- PLL2
- Rumore di fondo PLL normalizzato: -227 dBc/Hz
- Velocità del rilevatore di fase fino a 155 MHz
- Duplicatore di frequenza OSCin
- VCO a basso rumore integrato o modo VCO esterno
- Due clock di ingresso ridondanti con LOS
- Modalità commutazione automatica e manuale
|
|
- Architettura PLL PLLatinum™ a doppio anello
- Divisori di uscita ciclo di lavoro 50%, da 1 a 1045 (pari e dispari)
- Sei uscite LVPECL, LVDS o LVCMOS programmabili
- Ritardo digitale, fisso o regolabile in modo dinamico
- Controllo del ritardo analogico a passi da 25 ps
- Sette uscite differenziali, fino a 14 a terminazione singola
- Fino a sei uscite VCXO/cristallo bufferizzato
- Frequenze di clock fino a 1536 MHz
- Modo 0 ritardo
- Tre uscite di clock predefinite all'accensione
- Multimodale: distribuzione di segnali di clock, PLL singolo e PLL doppio
- Intervallo di temperatura industriale: da -40 a 85 °C
- Funzionamento da 3,15 a 3,45 V
- Contenitore WQFN a 64 pin (9,0 x 9,0 x 0,8 mm)
|