La famiglia di microcontroller F2803x Piccolo di Texas Instruments fornisce la potenza del core C28x e il Control Law Accelerator (CLA) accoppiati con periferiche di controllo altamente integrate in dispositivi a bassa piedinatura. Questa famiglia è compatibile a livello di codice con il codice precedente basato su C28x e fornisce anche un alto livello di integrazione analogica.
Un regolatore di tensione interno consente il funzionamento a rail singolo. Sono stati apportati miglioramenti ad HRPWM per consentire il controllo a doppio fronte (modulazione di frequenza). Sono stati aggiunti comparatori analogici con riferimenti interni a 10 bit, che possono essere instradati direttamente per controllare le uscite PWM. L'ADC converte l'intervallo di fondo scala fisso da 0 a 3,3 V e supporta i riferimenti VREFHI/VREFLO raziometrici. L'interfaccia dell'ADC è stata ottimizzata per bassi valori di latenza e sovraccarico.
| Caratteristiche |
|
|
- CPU ad alta efficienza a 32 bit (TMS320C28x)
- 60 MHz (tempo di ciclo 16,67 ns)
- Operazioni MAC 16 x 16 e 32 x 32
- Doppio MAC 16 x 16
- Architettura bus Harvard
- Operazioni atomiche
- Elaborazione e risposta di interrupt veloce
- Modello di programmazione di memoria unificata
- A codice efficiente (C/C++ e assembly)
- Control Law Accelerator (CLA) programmabile
- Acceleratore matematico a virgola mobile a 32 bit
- Esecuzione del codice indipendentemente dalla CPU principale
- Formato endian: Little Endian
- Supporto di boundary scan JTAG
- Architettura boundary scan e porta di accesso test standard IEEE 1149.1-1990
- Basso costo per dispositivo e sistema:
- Alimentazione singola a 3,3 V
- Nessuna necessità di sequenziamento di potenza
- Reset a basse tensioni e reset all'accensione integrato
- Bassa potenza
- Nessun pin analogico di supporto
- Temporizzazione:
- Due oscillatori interni a zero pin
- Oscillatore a cristallo su chip e ingresso di clock esterno
- Modulo timer watchdog
- Circuiteria di rilevamento clock mancante
- Fino a 45 pin GPIO multiplati individualmente programmabili con filtraggio in ingresso
- Blocco di espansione interrupt periferiche (PIE) che supporta tutti gli interrupt delle periferiche
- Tre timer CPU a 32 bit
|
|
- Timer a 16 bit indipendente in ciascun modulatore della larghezza di impulso potenziato (ePWM)
- Memoria su chip
- Disponibili Flash, SARAM, OTP, ROM di avvio
- Modulo di protezione del codice
- Chiave e blocco di sicurezza a 128 bit
- Protegge i blocchi di memoria sicuri
- Impedisce il reverse engineering del firmware
- Periferiche porta seriale
- Un modulo ricetrasmettitore asincrono universale (UART) con interfaccia asincrona (SCI)
- Due moduli di interfaccia periferica seriale (SPI)
- Un modulo circuito inter-integrato (I2C)
- Un modulo Local Interconnect Network (LIN)
- Un modulo Enhanced Controller Area Network (eCAN)
- Periferiche di controllo avanzate
- ePWM
- PWM ad alta risoluzione (HRPWM)
- Modulo di acquisizione avanzata (eCAP)
- Modulo di acquisizione ingresso ad alta risoluzione (HRCAP)
- Modulo a impulsi per encoder in quadratura potenziato (eQEP)
- Convertitore analogico/digitale (ADC)
- Sensore di temperatura su chip
- Comparatore
- Caratteristiche avanzate di emulazione
- Funzioni di analisi e punti di interruzione
- Debug in tempo reale tramite hardware
- Contenitori 2803x
- VQFN RSH a 56 pin senza piombo
- TQFP PAG a 64 pin
- LQFP PN a 80 pin
|